Sistemas Em Chip
Mostrando 13-24 de 100 artigos, teses e dissertações.
-
13. Mapeamento dinâmico de aplicações para MPSOCS homogêneos
O avanço na tecnologia de fabricação de circuitos integrados permite obter transistores cada vez menores, tornando possível o desenvolvimento de sistemas completos em um único chip (System-on-Chip - SoC). Muitas aplicações requerem SoCs com vários processadores para poder suprir seus requisitos de desempenho. Um SoC que contém diversos elementos de
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 23/03/2011
-
14. Adaptação de uma rede NoC de comunicação síncrona para assíncrona / Adaptation of a synchronous NoC to asynchronous
O elevado avanço das tecnologias de fabricação de chips já permite o desenvolvimento de sistemas completos em uma única pastilha de silício, denominados Systems-on-Chip (SoCs). As arquiteturas de comunicação mais utilizadas para comunicar os núcleos desses sistemas, como barramentos, não se mostram adequadas ao grande aumento no número de blocos n
Publicado em: 2011
-
15. Interfaces parametrizáveis para aplicações interconectadas por uma rede-em-chip / Configurable interfaces for applications interconnected by a network-on-chip
As redes-em-chip (NoCs) surgiram como uma alternativa aos atuais problemas de interconexão decorrentes da redução da escala de tecnologia de fabricação de circuitos integrados. O desenvolvimento de transistores com nanômetros de largura tem permitido a inserção de sistemas altamente complexos em uma única pastilha de silício. Dessa forma, os SoCs (
Publicado em: 2011
-
16. Memória transacional em hardware para sistemas embarcados multiprocessados conectados por redes-em-chip / Hardware transactional memory for noc-based multi-core embedded systems
A Memória Transacional (TM) surgiu nos últimos anos como uma nova solução para sincronização em sistemas multiprocessados de memória compartilhada, permitindo explorar melhor o paralelismo das aplicações ao evitar limitações inerentes ao mecanismo de locks. Neste modelo, o programador define regiões de código que devem executar de forma atômica
Publicado em: 2011
-
17. PLATAFORMA PARA AVALIAÇÃO DE DESEMPENHO DE REDE-EM-CHIP EM FPGA
Com a evolução dos processos de fabricação de circuitos, tem sido possível a integração de sistemas completos em um único chip, os quais são construídos utilizando-se blocos de silício reutilizáveis (núcleos). Com as novas tecnologias de integração, será possível construir sistema com várias dezenas a centenas de núcleos em um mesmo chip.
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 18/11/2010
-
18. Equalization and adaptive antena techniques for CDMA and OFDM systems / Técnicas de equalização e antenas adaptativas para sistemas CDMA e OFDM
Nesta tese são investigadas e propostas diferentes técnicas de equalização e antenas adaptativas para sistemas CDMA e OFDM. No caso de sistemas CDMA, duas técnicas de equalização, em nível de chip, e um esquema de recepção com base em equalização e antenas inteligentes, também em nível de chip, são propostos. Este último esquema, denominado M
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 09/04/2010
-
19. Filtro de interferência variável e descrição de uma aplicação: dispositivo multicanal espectral para análise ambiental. / Variable interference filter and description of an application: multichannel spectral device for environmental analysis.
O presente trabalho apresenta o desenvolvimento de um método de obtenção e a caracterização de filtros ópticos de interferência de banda passante variável que, constituídos por refletores dielétricos multicamadas de filmes finos intercalados por cavidades de Fabry- Perot não planares com espessuras linearmente variáveis, apresentam a propriedade
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 05/02/2010
-
20. Implementação e avaliação de métodos para confiabilidade de redes intra-chip
As inovações na fabricação de circuitos integrados têm reduzido continuamente o tamanho dos componentes, permitindo um aumento na densidade lógica de sistemas eletrônicos complexos, denominados SoCs (Systems‐on‐a‐Chip), mas afetando também a confiabilidade destes componentes. Barramentos globais utilizados para interconexão de comp
Publicado em: 2010
-
21. Métodos de teste de redes-em-chip (NoCs)
Este trabalho tem como objetivo estudar e propor métodos de teste funcional visando a detecção e localização de falhas na infra-estrutura das redes-em-chip. Para isso, o trabalho apresenta, inicialmente, uma descrição das principais características das redes-em-chip, explicando o que elas são e para que elas servem. Em seguida são apresentados conc
Publicado em: 2010
-
22. Mapeamento e adaptação de rotas de comunicação em redes em chip
A constante evolução das necessidades de mercado exige que sejam disponibilizados sistemas computacionais com poder de processamento cada vez maior. O aumento da frequência de operação e o paralelismo de instruções em microprocessadores não são mais suficientes para garantir a melhora do desempenho destes sistemas. Uma forma de garantir tal aumento
Publicado em: 2010
-
23. Teste de SRAMs baseado na integração de March teste e sensores de corrente on-chip
Atualmente é possível observar que a área dedicada a elementos de memória em sistemas embarcados (Systems-on-Chip, SoC) ocupa a maior porção dos circuitos integrados e com o avanço da tecnologia Very Deep Sub-Micron (VDSM), é possível integrar milhões de transistores em uma única área de silício. O fato desta elevada integração faz com que sur
Publicado em: 2010
-
24. Monitoração e roteamento adaptativo para fluxos QoS em NoCs
O crescente número de aplicações executando em MPSoCs emergentes pode ser caracterizado pela sua alta demanda de computação e comunicação nas diferentes parte do chip. Os elementos de processamento que executam estas aplicações trazem uma natureza dinâmica e imprevisível para o tráfego em chip, devido à variabilidade nas taxas de injeção de da
Publicado em: 2010