Ldpc
Mostrando 1-9 de 9 artigos, teses e dissertações.
-
1. Controle deadbeat codificado sem fio de potências para aerogeradores de indução duplamente alimentados visando aplicações em redes inteligentes
As redes inteligentes utilizam uma avançada infraestrutura de telecomunicações para promover o gerenciamento de toda a geração, transmissão e armazenagem de energia sobre uma região de maneira muito mais eficiente do que é feito hoje em dia. Entretanto, nas redes inteligentes, a utilização de tecnologias de comunicação sem fio para a transmissão
Sba Controle & Automação. Publicado em: 2012-10
-
2. Algoritmos de decodificação abrupta para códigos LDGM / Hard decision algorithms for LDGM Codes
Desde que Gallager introduziu o algoritmo de decodificação Bit-Flipping (BF) com decisão abrupta para códigos Low Density Parity Check (LDPC), outras duas variantes foram propostas por Sipser e Spielman para os códigos conhecidos como "Expander Codes". Posteriormente, uma versão da decodificação BF por decisão suave conhecida como decodificação Mo
IBICT - Instituto Brasileiro de Informação em Ciência e Tecnologia. Publicado em: 03/06/2011
-
3. Códigos LDPC quaternários aplicados à técnica de transmissão OFDM / Quaternary LDPC codes applied to OFDM transmission technique
This dissertation addresses the study of error correcting codes based on sparse non-binary matrices. The LDPC (Low Density Parity Check) codes constitute a efficient family of codes generated by sparse parity check matrices and it is considered as one of the classes of codes that presents the best performance in digital communications systems. LDPC codes ove
Publicado em: 2010
-
4. MI-SBTVD: a proposal for the Brazilian digital television system SBTVD
The objective of this paper is to present a general overview of the Innovative Modulation System Project -MI-SBTVD - developed for the Brazilian Digital TV System. The MI-SBTVD Project includes an LDPC high performance error correcting code, an advanced transmit spatial diversity and an efficient multi-carrier modulation scheme. The building blocks of the sy
Journal of the Brazilian Computer Society. Publicado em: 2007-03
-
5. Projeto e analise de receptores iterativos atraves de funções EXIT / Design and analysis of iteativers using EXIT charts
Durante a última década foram desenvolvidas novas ferramentas para o projeto e análise da decodificação iterativa de códigos concatenados. Duas destas ferramentas são: o algoritmo de evolução de densidades de probabilidade (conhecido em inglês como density evolution) e as funções EXIT (do inglês, Extrinsic Information Transfer Functions). As cur
Publicado em: 2007
-
6. DecodificaÃÃo iterativa de cÃdigos baseados em matrizes de verificaÃÃo de paridade esparsas / Iterative decoding of codes based on sparse parity-check matrices
CÃdigos baseados em matrizes esparsas tÃm desempenhado um importante papel em teoria da codificaÃÃo. Os cÃdigos low-density parity-check (LDPC) constituem uma famosa famÃlia de cÃdigos definidos a partir de matrizes de verificaÃÃo de paridade esparsas que apresentam desempenhos excelentes no canal com ruÃdo aditivo Gaussiano branco (RAGB). O sucess
Publicado em: 2007
-
7. Analise de desempenho de sistemas de TV digital moveis DVB-H e ISDB-T utilizando concatenação de codigos BCH e turbo codificadores / Performance analysis of mobile digital TV systems DVB-H and ISDB-t by the use of BCH and turbo codes concatenation
The aim of this work is to study the performance of channel encoders with iterative decoder: and also different encoders concatenation schemes to mobile digital television standards ;; DVB-H and ISDB-T. The contribution of this work is a proposal of encoder concatenatic scheme for COFDM systems evaluated through software implementation. The final results I t
Publicado em: 2007
-
8. Implementação de codificador LDPC para um sistema de TV digital usando ferramentas de prototipagem rapida / Implementation of an LDPC encoder for a digital TV system using rapid protoyping tools
This work presents the several phases in the implementation of an LDPC encoder for a digital television system, developed using innovative technologies for rapid prototyping on Field Programmable Gate Array devices - FPGAs. The implemented encoder was based on an eIRA - extended Irregular Repeat Accumulate - LDPC code with codeword-Iength equal to 9792 bits
Publicado em: 2006
-
9. Canal M-APSK não-coerente de bloco : capacidade e proposta de codificação para receptores iterativos / Blockwise noncoherent M-APSK channel: capacity and coding scheme for iterative receivers
Em varios sistemas de transmissão passa-faixa, uma recepção coerente satisfatória é dif?cil de ser alcancada. Para alguns destes sistemas, é comum supor que a rotaçãoo de fase introduzida pelo canal é constante durante um bloco de L s?mbolos e que ela varia de maneira independente de bloco a bloco. Este canal é denominado canal não-coerente de blo
Publicado em: 2006